任职要求:
二、岗位职责
1.负责高性能ADC(如流水线型、时间交织型、SAR型)的架构研究、系统建模与晶体管级电路设计。
2.进行关键电路模块的设计与优化,如采样保持电路、比较器、参考电压buffer、高精度放大器、时钟电路等。
3.主导设计仿真、版图规划、后仿真验证及性能优化,确保芯片达到设计指标。
4.与测试工程师合作,制定测试方案,并协助完成芯片的调试、性能验证和问题分析。
三、应聘条件
1.微电子、电子工程等相关专业硕士及以上学历。
2.具有3年以上模拟IC设计经验,具有高性能ADC产品流片成功经验。
3.深入理解ADC核心架构(如Pipeline,SAR,TI-ADC)及其设计折衷。
其中需要具备以下至少一种ADC的实战设计经验:
1.采样率>1GS/s的超高速ADC设计经验(例如:时间交织(TI-ADC)或高速流水线(PipelineADC)技术)。
2.分辨率>8Bit的高精度ADC设计经验(例如:高精度SARADC或高精度PipelineADC技术)。
3.熟练掌握Cadence、Spectre、AMS等IC设计工具。
4.具备良好的团队协作和沟通能力。
具备以下经验者优先考虑:
1.具有12位以上分辨率、或GHz级别采样率ADC设计经验者。
2.拥有深亚微米工艺(如16nm/12nm/7nm及以下)设计经验。
3.在失调校准、增益误差校准、时间交织失配校准等领域有实际项目经验。
4.熟练使用MATLAB/Python等工具进行系统建模和数据分析。
四、工作地点
广州/深圳
研究方向:
微电子、电子工程
福利待遇:
工资待遇
1.合同制管理。
2.薪资范围2-5万,具体根据资深程度面议。
3.按规定缴纳五险一金,享受国家法定节假日、婚假和产假。